se_loop_disable.S 9.1 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408
  1. //Original:/proj/frio/dv/testcases/seq/se_loop_disable/se_loop_disable.dsp
  2. # mach: bfin
  3. # sim: --environment operating
  4. #include "test.h"
  5. .include "testutils.inc"
  6. start
  7. /////////////////////////////////////////////////////////////////////////////
  8. ///////////////////////// Include Files /////////////////////////////
  9. /////////////////////////////////////////////////////////////////////////////
  10. include(std.inc)
  11. include(selfcheck.inc)
  12. include(symtable.inc)
  13. include(mmrs.inc)
  14. /////////////////////////////////////////////////////////////////////////////
  15. ///////////////////////// Defines /////////////////////////////
  16. /////////////////////////////////////////////////////////////////////////////
  17. #ifndef USER_CODE_SPACE
  18. #define USER_CODE_SPACE CODE_ADDR_1 //
  19. #endif
  20. #ifndef STACKSIZE
  21. #define STACKSIZE 0x00000010
  22. #endif
  23. #ifndef ITABLE
  24. #define ITABLE CODE_ADDR_2 //
  25. #endif
  26. /////////////////////////////////////////////////////////////////////////////
  27. ///////////////////////// RESET ISR /////////////////////////////
  28. /////////////////////////////////////////////////////////////////////////////
  29. RST_ISR :
  30. // Initialize Dregs
  31. INIT_R_REGS(0);
  32. // Initialize Pregs
  33. INIT_P_REGS(0);
  34. // Initialize ILBM Registers
  35. INIT_I_REGS(0);
  36. INIT_M_REGS(0);
  37. INIT_L_REGS(0);
  38. INIT_B_REGS(0);
  39. // Initialize the Address of the Checkreg data segment
  40. // **** THIS IS NEEDED WHENEVER CHECKREG IS USED ****
  41. CHECK_INIT_DEF(p5); //CHECK_INIT(p5, 0x00BFFFFC);
  42. // Setup User Stack
  43. LD32_LABEL(sp, USTACK);
  44. USP = SP;
  45. // Setup Kernel Stack
  46. LD32_LABEL(sp, KSTACK);
  47. // Setup Frame Pointer
  48. FP = SP;
  49. // Setup Event Vector Table
  50. LD32(p0, EVT0);
  51. LD32_LABEL(r0, EMU_ISR); // Emulation Handler (Int0)
  52. [ P0 ++ ] = R0;
  53. LD32_LABEL(r0, RST_ISR); // Reset Handler (Int1)
  54. [ P0 ++ ] = R0;
  55. LD32_LABEL(r0, NMI_ISR); // NMI Handler (Int2)
  56. [ P0 ++ ] = R0;
  57. LD32_LABEL(r0, EXC_ISR); // Exception Handler (Int3)
  58. [ P0 ++ ] = R0;
  59. [ P0 ++ ] = R0; // IVT4 not used
  60. LD32_LABEL(r0, HWE_ISR); // HW Error Handler (Int5)
  61. [ P0 ++ ] = R0;
  62. LD32_LABEL(r0, TMR_ISR); // Timer Handler (Int6)
  63. [ P0 ++ ] = R0;
  64. LD32_LABEL(r0, IGV7_ISR); // IVG7 Handler
  65. [ P0 ++ ] = R0;
  66. LD32_LABEL(r0, IGV8_ISR); // IVG8 Handler
  67. [ P0 ++ ] = R0;
  68. LD32_LABEL(r0, IGV9_ISR); // IVG9 Handler
  69. [ P0 ++ ] = R0;
  70. LD32_LABEL(r0, IGV10_ISR); // IVG10 Handler
  71. [ P0 ++ ] = R0;
  72. LD32_LABEL(r0, IGV11_ISR); // IVG11 Handler
  73. [ P0 ++ ] = R0;
  74. LD32_LABEL(r0, IGV12_ISR); // IVG12 Handler
  75. [ P0 ++ ] = R0;
  76. LD32_LABEL(r0, IGV13_ISR); // IVG13 Handler
  77. [ P0 ++ ] = R0;
  78. LD32_LABEL(r0, IGV14_ISR); // IVG14 Handler
  79. [ P0 ++ ] = R0;
  80. LD32_LABEL(r0, IGV15_ISR); // IVG15 Handler
  81. [ P0 ++ ] = R0;
  82. // Setup the EVT_OVERRIDE MMR
  83. R0 = 0;
  84. LD32(p0, EVT_OVERRIDE);
  85. [ P0 ] = R0;
  86. // Setup Interrupt Mask
  87. R0 = -1;
  88. LD32(p0, IMASK);
  89. [ P0 ] = R0;
  90. // Return to Supervisor Code
  91. RAISE 15;
  92. NOP;
  93. LD32_LABEL(r0, USER_CODE);
  94. RETI = R0;
  95. RTI;
  96. .dw 0xFFFF
  97. .dw 0xFFFF
  98. .dw 0xFFFF
  99. .dw 0xFFFF
  100. .dw 0xFFFF
  101. .dw 0xFFFF
  102. .dw 0xFFFF
  103. /////////////////////////////////////////////////////////////////////////////
  104. /////////////////////////////////////////////////////////////////////////////
  105. ///////////////////////// EMU ISR /////////////////////////////
  106. /////////////////////////////////////////////////////////////////////////////
  107. EMU_ISR :
  108. RTE;
  109. .dw 0xFFFF
  110. .dw 0xFFFF
  111. .dw 0xFFFF
  112. .dw 0xFFFF
  113. .dw 0xFFFF
  114. .dw 0xFFFF
  115. .dw 0xFFFF
  116. /////////////////////////////////////////////////////////////////////////////
  117. ///////////////////////// NMI ISR /////////////////////////////
  118. /////////////////////////////////////////////////////////////////////////////
  119. NMI_ISR :
  120. RTN;
  121. .dw 0xFFFF
  122. .dw 0xFFFF
  123. .dw 0xFFFF
  124. .dw 0xFFFF
  125. .dw 0xFFFF
  126. .dw 0xFFFF
  127. .dw 0xFFFF
  128. /////////////////////////////////////////////////////////////////////////////
  129. ///////////////////////// EXC ISR /////////////////////////////
  130. /////////////////////////////////////////////////////////////////////////////
  131. EXC_ISR :
  132. RTX;
  133. .dw 0xFFFF
  134. .dw 0xFFFF
  135. .dw 0xFFFF
  136. .dw 0xFFFF
  137. .dw 0xFFFF
  138. .dw 0xFFFF
  139. .dw 0xFFFF
  140. /////////////////////////////////////////////////////////////////////////////
  141. ///////////////////////// HWE ISR /////////////////////////////
  142. /////////////////////////////////////////////////////////////////////////////
  143. HWE_ISR :
  144. RTI;
  145. .dw 0xFFFF
  146. .dw 0xFFFF
  147. .dw 0xFFFF
  148. .dw 0xFFFF
  149. .dw 0xFFFF
  150. .dw 0xFFFF
  151. .dw 0xFFFF
  152. /////////////////////////////////////////////////////////////////////////////
  153. ///////////////////////// TMR ISR /////////////////////////////
  154. /////////////////////////////////////////////////////////////////////////////
  155. TMR_ISR :
  156. RTI;
  157. .dw 0xFFFF
  158. .dw 0xFFFF
  159. .dw 0xFFFF
  160. .dw 0xFFFF
  161. .dw 0xFFFF
  162. .dw 0xFFFF
  163. .dw 0xFFFF
  164. /////////////////////////////////////////////////////////////////////////////
  165. ///////////////////////// IGV7 ISR /////////////////////////////
  166. /////////////////////////////////////////////////////////////////////////////
  167. IGV7_ISR :
  168. RTI;
  169. .dw 0xFFFF
  170. .dw 0xFFFF
  171. .dw 0xFFFF
  172. .dw 0xFFFF
  173. .dw 0xFFFF
  174. .dw 0xFFFF
  175. .dw 0xFFFF
  176. /////////////////////////////////////////////////////////////////////////////
  177. ///////////////////////// IGV8 ISR /////////////////////////////
  178. /////////////////////////////////////////////////////////////////////////////
  179. IGV8_ISR :
  180. RTI;
  181. .dw 0xFFFF
  182. .dw 0xFFFF
  183. .dw 0xFFFF
  184. .dw 0xFFFF
  185. .dw 0xFFFF
  186. .dw 0xFFFF
  187. .dw 0xFFFF
  188. /////////////////////////////////////////////////////////////////////////////
  189. ///////////////////////// IGV9 ISR /////////////////////////////
  190. /////////////////////////////////////////////////////////////////////////////
  191. IGV9_ISR :
  192. RTI;
  193. .dw 0xFFFF
  194. .dw 0xFFFF
  195. .dw 0xFFFF
  196. .dw 0xFFFF
  197. .dw 0xFFFF
  198. .dw 0xFFFF
  199. .dw 0xFFFF
  200. /////////////////////////////////////////////////////////////////////////////
  201. ///////////////////////// IGV10 ISR /////////////////////////////
  202. /////////////////////////////////////////////////////////////////////////////
  203. IGV10_ISR :
  204. RTI;
  205. .dw 0xFFFF
  206. .dw 0xFFFF
  207. .dw 0xFFFF
  208. .dw 0xFFFF
  209. .dw 0xFFFF
  210. .dw 0xFFFF
  211. .dw 0xFFFF
  212. /////////////////////////////////////////////////////////////////////////////
  213. ///////////////////////// IGV11 ISR /////////////////////////////
  214. /////////////////////////////////////////////////////////////////////////////
  215. IGV11_ISR :
  216. RTI;
  217. .dw 0xFFFF
  218. .dw 0xFFFF
  219. .dw 0xFFFF
  220. .dw 0xFFFF
  221. .dw 0xFFFF
  222. .dw 0xFFFF
  223. .dw 0xFFFF
  224. /////////////////////////////////////////////////////////////////////////////
  225. ///////////////////////// IGV12 ISR /////////////////////////////
  226. /////////////////////////////////////////////////////////////////////////////
  227. IGV12_ISR :
  228. RTI;
  229. .dw 0xFFFF
  230. .dw 0xFFFF
  231. .dw 0xFFFF
  232. .dw 0xFFFF
  233. .dw 0xFFFF
  234. .dw 0xFFFF
  235. .dw 0xFFFF
  236. /////////////////////////////////////////////////////////////////////////////
  237. ///////////////////////// IGV13 ISR /////////////////////////////
  238. /////////////////////////////////////////////////////////////////////////////
  239. IGV13_ISR :
  240. RTI;
  241. .dw 0xFFFF
  242. .dw 0xFFFF
  243. .dw 0xFFFF
  244. .dw 0xFFFF
  245. .dw 0xFFFF
  246. .dw 0xFFFF
  247. .dw 0xFFFF
  248. /////////////////////////////////////////////////////////////////////////////
  249. ///////////////////////// IGV14 ISR /////////////////////////////
  250. /////////////////////////////////////////////////////////////////////////////
  251. IGV14_ISR :
  252. RTI;
  253. .dw 0xFFFF
  254. .dw 0xFFFF
  255. .dw 0xFFFF
  256. .dw 0xFFFF
  257. .dw 0xFFFF
  258. .dw 0xFFFF
  259. .dw 0xFFFF
  260. /////////////////////////////////////////////////////////////////////////////
  261. ///////////////////////// IGV15 ISR /////////////////////////////
  262. /////////////////////////////////////////////////////////////////////////////
  263. IGV15_ISR :
  264. P0 = 0x5 (Z);
  265. P1 = 0x3 (Z);
  266. LSETUP ( 1f , 1f ) LC0 = P1;
  267. 1:R7 += 1;
  268. LSETUP ( 1f , 1f ) LC0 = P1;
  269. 1:R6 += 1;
  270. LC0 = P0;
  271. LD32_LABEL(r0, l0t);
  272. LD32_LABEL(r1, l0b);
  273. LT0 = r0;
  274. LB0 = r1;
  275. l0t:R3 += 3;
  276. R1 += 1;
  277. R4 += 4;
  278. R5 += 5;
  279. R6 += 6;
  280. l0b:R2 += 2;
  281. NOP;
  282. NOP;
  283. RTI;
  284. .dw 0xFFFF
  285. .dw 0xFFFF
  286. .dw 0xFFFF
  287. .dw 0xFFFF
  288. .dw 0xFFFF
  289. .dw 0xFFFF
  290. .dw 0xFFFF
  291. /////////////////////////////////////////////////////////////////////////////
  292. ///////////////////////// USER CODE /////////////////////////////
  293. /////////////////////////////////////////////////////////////////////////////
  294. USER_CODE :
  295. NOP;
  296. NOP;
  297. NOP;
  298. NOP;
  299. dbg_pass; // Call Endtest Macro
  300. /////////////////////////////////////////////////////////////////////////////
  301. ///////////////////////// DATA MEMRORY /////////////////////////////
  302. /////////////////////////////////////////////////////////////////////////////
  303. .section MEM_DATA_ADDR_3 //.data 0x00F00100,"aw"
  304. .dd 0xdeadbeef;
  305. .section MEM_( DATA_ADDR_3 + 100) //.data 0x00F00200,"aw"
  306. .dd 0x01010101; //<< WARNING: LINE MAY NEED MANUAL TRANSLATION >>
  307. .dd 0x02020202;
  308. .dd 0x03030303;
  309. .dd 0x04040404;
  310. // Define Kernal Stack
  311. .section MEM_( DATA_ADDR_3 + 110) //.data 0x00F00210,"aw"
  312. .space (STACKSIZE); //<< WARNING: LINE MAY NEED MANUAL TRANSLATION >>
  313. KSTACK :
  314. .space (STACKSIZE);
  315. USTACK :
  316. /////////////////////////////////////////////////////////////////////////////
  317. ///////////////////////// END OF TEST /////////////////////////////
  318. /////////////////////////////////////////////////////////////////////////////