se_loop_kill.S 11 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408409410411412413414415416417418419420421422423424425426427428429430431432433434435436437438439440441442443444445446447448449450451452453454455456457458459460461462463464465466467468469470471472473474475476477478479480481482483484485486487488489490491492493494495496497498499500501502503504505506507508509510511512513514515516517518519
  1. //Original:/proj/frio/dv/testcases/seq/se_loop_kill/se_loop_kill.dsp
  2. # mach: bfin
  3. # sim: --environment operating
  4. #include "test.h"
  5. .include "testutils.inc"
  6. start
  7. /////////////////////////////////////////////////////////////////////////////
  8. ///////////////////////// Include Files /////////////////////////////
  9. /////////////////////////////////////////////////////////////////////////////
  10. include(std.inc)
  11. include(selfcheck.inc)
  12. /////////////////////////////////////////////////////////////////////////////
  13. ///////////////////////// Defines /////////////////////////////
  14. /////////////////////////////////////////////////////////////////////////////
  15. #ifndef USER_CODE_SPACE
  16. #define USER_CODE_SPACE 0x00000500
  17. #endif
  18. #ifndef STACKSIZE
  19. #define STACKSIZE 0x00000010
  20. #endif
  21. #ifndef ITABLE
  22. #define ITABLE 0xF0000000
  23. #endif
  24. #ifndef EVT
  25. #define EVT 0xFFE02000
  26. #endif
  27. #ifndef EVT_OVERRIDE
  28. #define EVT_OVERRIDE 0xFFE02100
  29. #endif
  30. #ifndef IMASK
  31. #define IMASK 0xFFE02104
  32. #endif
  33. #ifndef DMEM_CONTROL
  34. #define DMEM_CONTROL 0xFFE00004
  35. #endif
  36. #ifndef DCPLB_ADDR0
  37. #define DCPLB_ADDR0 0xFFE00100
  38. #endif
  39. #ifndef DCPLB_DATA0
  40. #define DCPLB_DATA0 0xFFE00200
  41. #endif
  42. /////////////////////////////////////////////////////////////////////////////
  43. ///////////////////////// RESET ISR /////////////////////////////
  44. /////////////////////////////////////////////////////////////////////////////
  45. RST_ISR :
  46. // Initialize Dregs
  47. INIT_R_REGS(0);
  48. // Initialize Pregs
  49. INIT_P_REGS(0);
  50. // Initialize ILBM Registers
  51. INIT_I_REGS(0);
  52. INIT_M_REGS(0);
  53. INIT_L_REGS(0);
  54. INIT_B_REGS(0);
  55. // Initialize the Address of the Checkreg data segment
  56. // **** THIS IS NEEDED WHENEVER CHECKREG IS USED ****
  57. CHECK_INIT(p5, 0x00BFFFFC);
  58. // Setup User Stack
  59. LD32_LABEL(sp, USTACK);
  60. USP = SP;
  61. // Setup Kernel Stack
  62. LD32_LABEL(sp, KSTACK);
  63. // Setup Frame Pointer
  64. FP = SP;
  65. // Setup Event Vector Table
  66. LD32(p0, EVT);
  67. LD32_LABEL(r0, EMU_ISR); // Emulation Handler (Int0)
  68. [ P0 ++ ] = R0;
  69. LD32_LABEL(r0, RST_ISR); // Reset Handler (Int1)
  70. [ P0 ++ ] = R0;
  71. LD32_LABEL(r0, NMI_ISR); // NMI Handler (Int2)
  72. [ P0 ++ ] = R0;
  73. LD32_LABEL(r0, EXC_ISR); // Exception Handler (Int3)
  74. [ P0 ++ ] = R0;
  75. [ P0 ++ ] = R0; // IVT4 not used
  76. LD32_LABEL(r0, HWE_ISR); // HW Error Handler (Int5)
  77. [ P0 ++ ] = R0;
  78. LD32_LABEL(r0, TMR_ISR); // Timer Handler (Int6)
  79. [ P0 ++ ] = R0;
  80. LD32_LABEL(r0, IGV7_ISR); // IVG7 Handler
  81. [ P0 ++ ] = R0;
  82. LD32_LABEL(r0, IGV8_ISR); // IVG8 Handler
  83. [ P0 ++ ] = R0;
  84. LD32_LABEL(r0, IGV9_ISR); // IVG9 Handler
  85. [ P0 ++ ] = R0;
  86. LD32_LABEL(r0, IGV10_ISR); // IVG10 Handler
  87. [ P0 ++ ] = R0;
  88. LD32_LABEL(r0, IGV11_ISR); // IVG11 Handler
  89. [ P0 ++ ] = R0;
  90. LD32_LABEL(r0, IGV12_ISR); // IVG12 Handler
  91. [ P0 ++ ] = R0;
  92. LD32_LABEL(r0, IGV13_ISR); // IVG13 Handler
  93. [ P0 ++ ] = R0;
  94. LD32_LABEL(r0, IGV14_ISR); // IVG14 Handler
  95. [ P0 ++ ] = R0;
  96. LD32_LABEL(r0, IGV15_ISR); // IVG15 Handler
  97. [ P0 ++ ] = R0;
  98. // Setup the EVT_OVERRIDE MMR
  99. R0 = 0;
  100. LD32(p0, EVT_OVERRIDE);
  101. [ P0 ] = R0;
  102. // Setup Interrupt Mask
  103. R0 = -1;
  104. LD32(p0, IMASK);
  105. [ P0 ] = R0;
  106. // Return to Supervisor Code
  107. RAISE 15;
  108. NOP;
  109. LD32_LABEL(r0, USER_CODE);
  110. RETI = R0;
  111. RTI;
  112. .dw 0xFFFF
  113. .dw 0xFFFF
  114. .dw 0xFFFF
  115. .dw 0xFFFF
  116. .dw 0xFFFF
  117. .dw 0xFFFF
  118. .dw 0xFFFF
  119. /////////////////////////////////////////////////////////////////////////////
  120. /////////////////////////////////////////////////////////////////////////////
  121. ///////////////////////// EMU ISR /////////////////////////////
  122. /////////////////////////////////////////////////////////////////////////////
  123. EMU_ISR :
  124. RTE;
  125. .dw 0xFFFF
  126. .dw 0xFFFF
  127. .dw 0xFFFF
  128. .dw 0xFFFF
  129. .dw 0xFFFF
  130. .dw 0xFFFF
  131. .dw 0xFFFF
  132. /////////////////////////////////////////////////////////////////////////////
  133. ///////////////////////// NMI ISR /////////////////////////////
  134. /////////////////////////////////////////////////////////////////////////////
  135. NMI_ISR :
  136. RTN;
  137. .dw 0xFFFF
  138. .dw 0xFFFF
  139. .dw 0xFFFF
  140. .dw 0xFFFF
  141. .dw 0xFFFF
  142. .dw 0xFFFF
  143. .dw 0xFFFF
  144. /////////////////////////////////////////////////////////////////////////////
  145. ///////////////////////// EXC ISR /////////////////////////////
  146. /////////////////////////////////////////////////////////////////////////////
  147. EXC_ISR :
  148. RTX;
  149. .dw 0xFFFF
  150. .dw 0xFFFF
  151. .dw 0xFFFF
  152. .dw 0xFFFF
  153. .dw 0xFFFF
  154. .dw 0xFFFF
  155. .dw 0xFFFF
  156. /////////////////////////////////////////////////////////////////////////////
  157. ///////////////////////// HWE ISR /////////////////////////////
  158. /////////////////////////////////////////////////////////////////////////////
  159. HWE_ISR :
  160. RTI;
  161. .dw 0xFFFF
  162. .dw 0xFFFF
  163. .dw 0xFFFF
  164. .dw 0xFFFF
  165. .dw 0xFFFF
  166. .dw 0xFFFF
  167. .dw 0xFFFF
  168. /////////////////////////////////////////////////////////////////////////////
  169. ///////////////////////// TMR ISR /////////////////////////////
  170. /////////////////////////////////////////////////////////////////////////////
  171. TMR_ISR :
  172. RTI;
  173. .dw 0xFFFF
  174. .dw 0xFFFF
  175. .dw 0xFFFF
  176. .dw 0xFFFF
  177. .dw 0xFFFF
  178. .dw 0xFFFF
  179. .dw 0xFFFF
  180. /////////////////////////////////////////////////////////////////////////////
  181. ///////////////////////// IGV7 ISR /////////////////////////////
  182. /////////////////////////////////////////////////////////////////////////////
  183. IGV7_ISR :
  184. RTI;
  185. .dw 0xFFFF
  186. .dw 0xFFFF
  187. .dw 0xFFFF
  188. .dw 0xFFFF
  189. .dw 0xFFFF
  190. .dw 0xFFFF
  191. .dw 0xFFFF
  192. /////////////////////////////////////////////////////////////////////////////
  193. ///////////////////////// IGV8 ISR /////////////////////////////
  194. /////////////////////////////////////////////////////////////////////////////
  195. IGV8_ISR :
  196. RTI;
  197. .dw 0xFFFF
  198. .dw 0xFFFF
  199. .dw 0xFFFF
  200. .dw 0xFFFF
  201. .dw 0xFFFF
  202. .dw 0xFFFF
  203. .dw 0xFFFF
  204. /////////////////////////////////////////////////////////////////////////////
  205. ///////////////////////// IGV9 ISR /////////////////////////////
  206. /////////////////////////////////////////////////////////////////////////////
  207. IGV9_ISR :
  208. RTI;
  209. .dw 0xFFFF
  210. .dw 0xFFFF
  211. .dw 0xFFFF
  212. .dw 0xFFFF
  213. .dw 0xFFFF
  214. .dw 0xFFFF
  215. .dw 0xFFFF
  216. /////////////////////////////////////////////////////////////////////////////
  217. ///////////////////////// IGV10 ISR /////////////////////////////
  218. /////////////////////////////////////////////////////////////////////////////
  219. IGV10_ISR :
  220. RTI;
  221. .dw 0xFFFF
  222. .dw 0xFFFF
  223. .dw 0xFFFF
  224. .dw 0xFFFF
  225. .dw 0xFFFF
  226. .dw 0xFFFF
  227. .dw 0xFFFF
  228. /////////////////////////////////////////////////////////////////////////////
  229. ///////////////////////// IGV11 ISR /////////////////////////////
  230. /////////////////////////////////////////////////////////////////////////////
  231. IGV11_ISR :
  232. RTI;
  233. .dw 0xFFFF
  234. .dw 0xFFFF
  235. .dw 0xFFFF
  236. .dw 0xFFFF
  237. .dw 0xFFFF
  238. .dw 0xFFFF
  239. .dw 0xFFFF
  240. /////////////////////////////////////////////////////////////////////////////
  241. ///////////////////////// IGV12 ISR /////////////////////////////
  242. /////////////////////////////////////////////////////////////////////////////
  243. IGV12_ISR :
  244. RTI;
  245. .dw 0xFFFF
  246. .dw 0xFFFF
  247. .dw 0xFFFF
  248. .dw 0xFFFF
  249. .dw 0xFFFF
  250. .dw 0xFFFF
  251. .dw 0xFFFF
  252. /////////////////////////////////////////////////////////////////////////////
  253. ///////////////////////// IGV13 ISR /////////////////////////////
  254. /////////////////////////////////////////////////////////////////////////////
  255. IGV13_ISR :
  256. RTI;
  257. .dw 0xFFFF
  258. .dw 0xFFFF
  259. .dw 0xFFFF
  260. .dw 0xFFFF
  261. .dw 0xFFFF
  262. .dw 0xFFFF
  263. .dw 0xFFFF
  264. /////////////////////////////////////////////////////////////////////////////
  265. ///////////////////////// IGV14 ISR /////////////////////////////
  266. /////////////////////////////////////////////////////////////////////////////
  267. IGV14_ISR :
  268. RTI;
  269. .dw 0xFFFF
  270. .dw 0xFFFF
  271. .dw 0xFFFF
  272. .dw 0xFFFF
  273. .dw 0xFFFF
  274. .dw 0xFFFF
  275. .dw 0xFFFF
  276. /////////////////////////////////////////////////////////////////////////////
  277. ///////////////////////// IGV15 ISR /////////////////////////////
  278. /////////////////////////////////////////////////////////////////////////////
  279. IGV15_ISR :
  280. P0 = 0x5 (Z);
  281. P1 = 0x3 (Z);
  282. P2 = 0x0200 (Z);
  283. P2.H = 0x00F0;
  284. [ -- SP ] = P0;
  285. [ -- SP ] = P0;
  286. SSYNC;
  287. LD32_LABEL(r0, l0t);
  288. LD32_LABEL(r1, l0b);
  289. LT0 = r0;
  290. LB0 = r1;
  291. EXCPT 0x5; // Will kill mv2lc in EX3
  292. NOP;
  293. LC0 = P0;
  294. l0t:R3 += 3;
  295. R1 += 1;
  296. R4 += 4;
  297. R5 += 5;
  298. R6 += 6;
  299. l0b:R2 += 2;
  300. LD32_LABEL(r0, l2t);
  301. LD32_LABEL(r1, l2b);
  302. LT0 = r0;
  303. LB0 = r1;
  304. EXCPT 0x5; // Will kill mv2lc in EX3 when stalled
  305. LC0 = [ SP ++ ];
  306. l2t:R3 += 3;
  307. R1 += 1;
  308. R4 += 4;
  309. R5 += 5;
  310. R6 += 6;
  311. l2b:R2 += 2;
  312. LD32_LABEL(r0, l1t);
  313. LD32_LABEL(r1, l1b);
  314. LT1 = r0;
  315. LB1 = r1;
  316. EXCPT 0x5; // Will kill mv2lc in EX3 when stalled
  317. LC1 = [ SP ++ ];
  318. l1t:R3 += 3;
  319. R1 += 1;
  320. R4 += 4;
  321. R5 += 5;
  322. R6 += 6;
  323. l1b:R2 += 2;
  324. LD32_LABEL(r0, l3t);
  325. LD32_LABEL(r1, l3b);
  326. LT1 = r0;
  327. LB1 = r1;
  328. EXCPT 0x5; // Will kill mv2lc in EX3
  329. NOP;
  330. LC1 = P0;
  331. l3t:R3 += 3;
  332. R1 += 1;
  333. R4 += 4;
  334. R5 += 5;
  335. R6 += 6;
  336. l3b:R2 += 2;
  337. EXCPT 0x6; // Will kill Lsetup in EX2
  338. NOP;
  339. NOP;
  340. LSETUP ( l1e , l1e ) LC0 = P1;
  341. l1e:R7 += 1;
  342. EXCPT 0x6; // Will kill Lsetup in EX2
  343. NOP;
  344. NOP;
  345. LSETUP ( m1e , m1e ) LC1 = P1;
  346. m1e:R7 += 1;
  347. EXCPT 0x6; // Will kill Lsetup in EX1
  348. NOP;
  349. NOP;
  350. NOP;
  351. LSETUP ( l2e , l2e ) LC0 = P1;
  352. l2e:R7 += 1;
  353. EXCPT 0x6; // Will kill Lsetup in EX1
  354. NOP;
  355. NOP;
  356. NOP;
  357. LSETUP ( m2e , m2e ) LC1 = P1;
  358. m2e:R7 += 1;
  359. NOP;
  360. NOP;
  361. NOP;
  362. EXCPT 0x6; // Will kill Lsetup in EX2 when stalled
  363. R0 = [ P2 ++ ];
  364. LSETUP ( l3e , l3e ) LC0 = P1;
  365. l3e:R7 += 1;
  366. EXCPT 0x6; // Will kill Lsetup in EX2 when stalled
  367. R0 = [ P2 ++ ];
  368. LSETUP ( m3e , m3e ) LC1 = P1;
  369. m3e:R7 += 1;
  370. EXCPT 0x6; // Will kill Lsetup in EX1 when stalled
  371. R0 = [ P2 ++ ];
  372. NOP;
  373. LSETUP ( l4e , l4e ) LC0 = P1;
  374. l4e:R7 += 1;
  375. EXCPT 0x6; // Will kill Lsetup in EX1 when stalled
  376. R0 = [ P2 ++ ];
  377. NOP;
  378. LSETUP ( m4e , m4e ) LC1 = P1;
  379. m4e:R7 += 1;
  380. NOP;
  381. NOP;
  382. RTI;
  383. .dw 0xFFFF
  384. .dw 0xFFFF
  385. .dw 0xFFFF
  386. .dw 0xFFFF
  387. .dw 0xFFFF
  388. .dw 0xFFFF
  389. .dw 0xFFFF
  390. /////////////////////////////////////////////////////////////////////////////
  391. ///////////////////////// USER CODE /////////////////////////////
  392. /////////////////////////////////////////////////////////////////////////////
  393. USER_CODE :
  394. NOP;
  395. NOP;
  396. NOP;
  397. NOP;
  398. dbg_pass; // Call Endtest Macro
  399. /////////////////////////////////////////////////////////////////////////////
  400. ///////////////////////// DATA MEMRORY /////////////////////////////
  401. /////////////////////////////////////////////////////////////////////////////
  402. .section MEM_0x00F00100,"aw"
  403. .dd 0xdeadbeef;
  404. .section MEM_0x00F00200,"aw"
  405. .dd 0x01010101;
  406. .dd 0x02020202;
  407. .dd 0x03030303;
  408. .dd 0x04040404;
  409. // Define Kernal Stack
  410. .section MEM_0x00F00210,"aw"
  411. .space (STACKSIZE);
  412. KSTACK :
  413. .space (STACKSIZE);
  414. USTACK :
  415. /////////////////////////////////////////////////////////////////////////////
  416. ///////////////////////// END OF TEST /////////////////////////////
  417. /////////////////////////////////////////////////////////////////////////////